Сохраните в закладки:
*История изменения цены! Указанная стоимость возможно, уже изменилось. Проверить текущую цену - >
| Месяц | Минимальная цена | Макс. стоимость | Цена |
|---|---|---|---|
| Mar-21-2026 | 3713.47 руб. | 3899.46 руб. | 3806 руб. |
| Feb-21-2026 | 3682.42 руб. | 3866.12 руб. | 3774 руб. |
| Jan-21-2026 | 3089.93 руб. | 3243.28 руб. | 3166 руб. |
| Dec-21-2025 | 3619.35 руб. | 3800.42 руб. | 3709.5 руб. |
| Nov-21-2025 | 3151.40 руб. | 3309.7 руб. | 3230 руб. |
| Oct-21-2025 | 3557.7 руб. | 3735.34 руб. | 3646 руб. |
| Sep-21-2025 | 3526.88 руб. | 3702.70 руб. | 3614 руб. |
| Aug-21-2025 | 3494.86 руб. | 3669.96 руб. | 3581.5 руб. |
| Jul-21-2025 | 3463.67 руб. | 3636.46 руб. | 3549.5 руб. |
Новые товары
Характеристики
Описание товара
FPGA JTAG Open3S500E Стандартный # XC3S500E Spartan-3E XILINX FPGA оценочная плата + XC3S500E Core Kit
Плата разработки FPGA предназначена для серии XILINX Spartan-3E, имеет встроенную XC3S500E и интегрирует различные стандартные интерфейсы, довольно легко для периферийных экспансий.Open3S500EЭто Плата развития FPGA, которая состоит из материнской платыDVK600И основная плата FPGACore3S500E.
Open3S500E поддерживает дальнейшее расширение с различными дополнительными аксессуарами для конкретных приложений. Модульная и открытая конструкция делает ее идеальной для начала разработки приложений с устройствами FPGA серии XILINX Spartan-3E.
Все интерфейсы ввода/вывода выше:
Способен моделироваться как USART, I2C, SPI, PS/2 и т. Д. Способен управлять устройствами, такими как FRAM, FLASH, USB, Ethernet и т. д. SDRAM (синхронное динамическое ОЗУ) интерфейс Для подключения платы аксессуаров SDRAM Также работает как FPGA CPLD разъемы расширения ЖК-дисплей интерфейс,Для подключения LCD22, LCD12864, LCD1602 Однопроводный интерфейс:Легко подключается к однопроводным устройствам (К-92 посылка), таким как датчик температуры (DS18B20), электронный регистрационный номер (DS2401) и т. Д. 5V DC jack Джойстик:Пять положений Зуммер Потенциометр:Для регулировки подсветки LCD22 или LCD12864, LCD1602 регулировка контрастности Мощность переключатель Зуммер джемпер Одно-провода соединительные Джойстик джемперДля джемперов 17-19:
Короткая перемычка для подключения к I/Os, используемая в коде примера Откройте перемычку для подключения к другим пользовательским контактам через перемычкиDVK600 поддерживает широкий спектр различных основных плат, поэтому некоторые интерфейсы могут быть не подключены и бесполезны при подключении к определенной основной плате. Например, при подключении к Core3S500E/CoreEP2C8 '32I/Os_3' не подключен.
Что на Core3S500EПримечание:
Open3S500E не интегрирует любые функции программирования/отладки, требуется программист/отладчик.
Дополнительные платы на фото не включены в стандартную посылка Open3S500E.
Плата разработки Open3S500E FPGA поставляется с различными примерами кодов для поддерживаемых периферийных устройств, которые позволяют быстро начать разработку собственного приложения.
Периферийное устройство Описание продукта: Интерфейс Verilog VHDL AT24CXX EEPROM I2C Y Y FM24CXX Фрам I2C Y Y AT45DBXX DATAFLASH SPI Y PCF8563 РТК I2C Y PCF8591 4xAD, 1xDA I2C Y DS18B20 Температура датчик 1-проводной Y SP3232 Последовательной связи UART Y Y SP3485 Последовательной связи UART Y Y PL2303 USB UART UART Y Y CY7C68013A USB устройство Ввода/вывода Y Зуммер Звуковое устройство 1I/O (ШИМ) Y Y PS/2 клавиатуры Вход устройства PS/2 Y Y Одной кнопки Вход устройства ---- Y Y 4x4 клавиатуры Вход устройства 8I/Os Y Y Джойстик Вход устройства 5I/Os Y Y Светодиодный Дисплей устройства ---- Y Y 8 SEG светодиодный Дисплей устройства 13I/Os Y Y Монитор с видеографической матрицей Дисплей устройства VGA Y Y Персонаж ЖК-дисплей Дисплей устройства 11I/Os Y Y Графический ЖК-дисплей Дисплей устройства 11I/Os Y YПлата разработки Open3S500E FPGA интегрирует интерфейс JTAG для программирования/отладки.
Плата разработки Open3S500E FPGA поставляется с компакт-диском руководства пользователя, включая ресурсы разработки, перечисленные ниже:
Сопутствующее программное обеспечение (Xilinx ISE 12-Поддерживает Winxp/Win7, не поддерживает Win8) Демонстрационный код (Verilog, VHDL) Схема (PDF) FPGA документация развития
Очень интересные песочные часы, для детей от трёх лет и выше. Дочка моя любит играться с такими необычными игрушками,перевора чивает... Читать отзыв полностью...
Красивая шаль (шарф), приятная на ощупь с интересным и очень аккуратным кружевом,. Нитки нигде не торчат и дизайн меня покорил. ... Читать отзыв полностью...
Купила чтобы делать красивые фото для сторис. Вазочка с цветочком, кружка кофе, круасанчик- фильтр наложила и можно выкладывать. Сразу... Читать отзыв полностью...
Купили такой мягкий диванчик нашей доске, она в восторге от него. Целыми днями сидит на нем и играет. Вживую диван... Читать отзыв полностью...
Кофта в стиле Тедди ? давно хотела такую кофту или толстовку в корейском стиле. Очень мягкая, приятная к телу. На... Читать отзыв полностью...
Делаю на заказ бусы, но такой темно-синий жемчуг вижу в продаже нечасто. Решила взять, чтобы предложить клиентам что-то необычное. Цвет... Читать отзыв полностью...
Обзор
FPGA CPLD разъем основной платы:Для легкого подключения основных плат, которые интегрируют чип FPGA CPLD на борту
Интерфейс 8I/Os_1,Для подключения комплектующих досок/модулей
Интерфейс 8I/Os_2,Для подключения комплектующих досок/модулей
Интерфейс 16I/Os_1,Для подключения комплектующих досок/модулей
Интерфейс 16I/Os_2,Для подключения комплектующих досок/модулей
Интерфейс 32I/Os_1,Для подключения комплектующих досок/модулей
Интерфейс 32I/Os_2,Для подключения комплектующих досок/модулей
Интерфейс 32I/Os_3,Для подключения комплектующих досок/модулей
XC3S500E:Устройство XILINX Spartan-3E FPGA с функциями:
Рабочая частота:50 МГц
Операционной Напряжение:1,15 V ~ 3,3 V
Посылка:QFP208
Ввода/вывода:116
LEs:500K
Оперативная память:360kb
DCMs: 4
Отладки/программирования:Поддержка jtag
AMS1117-3.3,3,3 V регулятор напряжения
AMS1117-2.5,2,5 V регулятор напряжения
AMS1117-1.2,1,2 V регулятор напряжения
XCF04S,Встроенная последовательная флэш-память, для хранения кода
Мощность индикатор
Светодиоды
FPGA инициализации индикатора
Кнопка сброса
Nconfig кнопки:Для повторной настройки чипа FPGA, эквивалент перезарядки питания
50 м активный кристаллический осциллятор
JTAG интерфейс:Для отладки/программирования
FPGA булавки расширитель,VCC, GND и все порты ввода/вывода доступны на разъемах расширения для дальнейшего расширения
2
3
4
Нереальная сумка??? Это просто моя любовь, тем более за свою цену. Больше она конечно подходит для весны и лета. Но... Читать отзыв полностью...